#### Hochschule Rosenheim

SS 2014

Fakultät: Informatik

Fach: IT-Systeme / IT-Systeme 2

Prüfer: Prof. Dr. F.J. Schmitt

Prüfung: 12. Juli 2014 90 Minuten

Zugelassene Unterlagen: keine

Bearbeiten Sie die 6 Aufgaben ausschließlich auf den Aufgabenblättern (6 Seiten Angaben). Schreiben Sie Ihren vollständigen Namen auf jedes Blatt. Verwenden Sie zum Schreiben keinen Bleistift.

Sollte bei den Angaben eine Teilinformation fehlen oder fehlerhaft sein, so treffen Sie selbst eine geeignete Annahme und dokumentieren Sie sie.

Name: .....

### Aufgabe 1:

Matr.Nr:....

a) Stellen Sie die KNF aus der folgenden Funktionstabelle auf:

| $\mathbf{X}_1$ | $\mathbf{X}_2$ | $X_3$ | Y |
|----------------|----------------|-------|---|
| 0              | 0              | 0     | 1 |
| 0              | 0              | 1     | 0 |
| 0              | 1              | 0     | 1 |
| 0              | 1              | 1     | 0 |
| 1              | 0              | 0     | 1 |
| 1              | 0              | 1     | 0 |
| 1              | 1              | 0     | 1 |
| 1              | 1              | 1     | 1 |

b) Stellen Sie die Schaltungsgleichung der folgenden Schaltung auf:



# Aufgabe 2:

a) Skizzieren sie die CMOS-Realisierung eines NOR-Gatters mit zwei Eingängen x1 und x2 und dem Ausgang y.

Hinweis:

jeweils zwei p-Kanal und n-Kanal Transistoren, Versorgungsspannung (VDD)

und Masse (Ground) werden verwendet;

beschriften sie die Transistoren entsprechend als p-, oder n-Kanal.

b) Erläutern sie das Carry-Look-Ahead-Additionsverfahren am Beispiel der 8-Bit Addition von 43 und 57. Erläutern sie ihre Berechnung durch entsprechende Textanmerkungen.

$$43 \Rightarrow 0 \quad 0 \quad 1 \quad 0 \quad 1 \quad 0 \quad 1 \quad 1 \\ + 57 \Rightarrow 0 \quad 0 \quad 1 \quad 1 \quad 0 \quad 0 \quad 1$$

Aus zwei JK-Master-Slave-Flipflops soll eine synchrone Schaltung aufgebaut werden, die das folgende Impulsdiagramm liefert:



Leiten Sie aus dem Impulsdiagramm eine Wert-/Funktionstabelle ab, in der zu Qa, Qb, die notwendigen Eingangswerte Ja,Ka, Jb,Kb, enthalten sind. Berücksichtigen Sie dabei die Redundanzen.

Bestimmen Sie daraus mittels Karnaugh-Diagramm minimierte Gleichungen für Ja,Ka, Jb,Kb, und zeichnen Sie die sich ergebenden Verbindungen in das Schaltbild ein:

## Aufgabe 4:

a) Geben Sie die Betragsdarstellung von 41 mit 8-Bit an.

b) Geben Sie die 2-er Komplementdarstellung von -41 in 8-Bit Darstellung an.

c) Geben Sie die Single-Precision Floating-Point Darstellung von –18,75 an.

d) Die nachfolgende Skizze gibt die grundsätzliche Instruktionscodierung für 80x86 an. Erläutern sie jeweils die Bedeutung der sechs Bestandteile.



### Aufgabe 5:

Übersetzen Sie den Rumpf der nachfolgenden C-Funktion entsprechend der in der Vorlesung besprochenen Konventionen in 80x86 Inline-Assembler (Aufrufkonvention \_cdec1).

```
int a[1000];
  int i;
  main() {
       for (i=0; i<1000; i++)
         a[i] = i;
  Lösung:
  main() {
  asm{}
    mor DOORD PTR[i], J
Bedingang!
Comp DOORD PTR [:3, 1000
     MOV DWORD FTR[&+EAX*4], EAX
     JNC DWORD PTR [:]-
     7MP Bedinquag
  Ende:
```

### Aufgabe 6:

Übersetzen Sie den Rumpf der nachfolgenden C-Funktion entsprechend der in der Vorlesung besprochenen Konventionen in 80x86 Assembler (Aufrufkonvention \_\_declspec (naked)).

```
int f (int a) {
                            Skizze Stackframe angeben:
   int wert;
   wert = a;
   if (a > 0)
       wert = 2*(a + f(a-1));
   return wert;
Lösung:
 declspec (naked) int f (int a) {
 asm{}
                                  ≟ Enter
   mor EST, 55
  Sub ESP. 4
  MON EAX, DWARD PTR [EBP+20]
MON DWARD PTR[EBP-4], EAX
   Comp DWORD PVR [EBP+20],0
   JNG Epilop
```

MOV EAK, DWARD PTR [ FBARD] dec EAX Pysh EAX add ESP, 4 add EAX, DWORD PTRTEBRASS i MUZ EAX, 2 mor DWORD PAR[EBP-4], EAX MOV EAX, DWORD PTR[EBP-47]

Wert =  $2 \times (a + \beta(a-1))$